• Los fines generales de EP2C50F484C7N retransmiten la entrada-salida 484fbga del Ic Fpga 294
Los fines generales de EP2C50F484C7N retransmiten la entrada-salida 484fbga del Ic Fpga 294

Los fines generales de EP2C50F484C7N retransmiten la entrada-salida 484fbga del Ic Fpga 294

Datos del producto:

Lugar de origen: original
Nombre de la marca: original
Certificación: original
Número de modelo: EP2C50F484C7N

Pago y Envío Términos:

Cantidad de orden mínima: 1
Precio: negotiation
Detalles de empaquetado: Caja del cartón
Tiempo de entrega: días 1-3working
Condiciones de pago: T/T, L/C
Capacidad de la fuente: 100.000
Mejor precio Contacto

Información detallada

paquete: Bandeja Situación del producto: Activo
Digi-Key programable: No verificado Número de laboratorios/CLBs: 3158
Número de elementos de lógica/de células: 50528 RAM Bits total: 594432
Número de entrada-salida: 294 Voltaje - fuente: 1.15V ~ 1.25V

Descripción de producto

Los fines generales de EP2C50F484C7N retransmiten la entrada-salida 484fbga del Ic Fpga 294
 

Arsenal de puerta programable del campo de Cyclone® II (FPGA) IC 294 594432 50528 484-BGA

 

Especificaciones de EP2C50F484C7N

 

TIPO DESCRIPCIÓN
Categoría Circuitos integrados (ICs)
Integrado
FPGAs (arsenal de puerta programable del campo)
Mfr Intel
Serie Cyclone® II
Paquete Bandeja
Situación del producto Activo
Digi-Key programable No verificado
Número de laboratorios/CLBs 3158
Número de elementos de lógica/de células 50528
RAM Bits total 594432
Número de entrada-salida 294
Voltaje - fuente 1.15V ~ 1.25V
Montaje del tipo Soporte superficial
Temperatura de funcionamiento 0°C ~ 85°C (TJ)
Paquete/caso 484-BGA
Paquete del dispositivo del proveedor 484-FBGA (23x23)
Número bajo del producto EP2C50

 

Características de EP2C50F484C7N

 
Arquitectura de alta densidad con 4.608 a 68.416 LEs
●M4K integró bloques de memoria
●Hasta 1,1 Mbits de RAM disponible sin la reducción de lógica disponible
●4.096 pedazos de la memoria por el bloque (4.608 pedazos por bloque incluyendo 512 pedazos de paridad)
●Configuraciones portuarias variables de ×1, de ×2, de ×4, de ×8, de ×9, de ×16, de ×18, de ×32, y de ×36
●Operación verdadera del dual-puerto (un lectura y una escriben, dos lee, o dos escribe) para los modos ×1, ×2, ×4, ×8, ×9, ×16, y ×18
●El byte permite para la entrada de datos que enmascara durante escribe
●Hasta la operación 260-MHz
■Multiplicadores integrados
●Hasta 150 18 - los multiplicadores mordidos del × 18 son por cada uno configurables como dos independiente 9 - multiplicadores mordidos del × 9 con hasta 250-MHzperformance
●Registros opcionales de entrada y de la salida
■Ayuda avanzada de la entrada-salida
●Ayuda estándar diferenciada de alta velocidad de la entrada-salida, incluyendo LVDS, RSDS, mini-LVDS, LVPECL, HSTL diferenciado, y diferencial SSTL
●Ayuda estándar de terminación única de la entrada-salida, incluyendo 2.5-V y 1.8-V, clase de SSTL I e II, clase de 1.8-V y de 1.5-V HSTL I e II, PCI 3.3-V y PCI-X 1,0, 3,3-, 2,5-, 1,8-, y 1.5-V LVCMOS, y 3,3-, 2,5-, y 1.8-V LVTTL
●Conformidad de la interconexión de interés especial del grupo (SIG del PCI) del PCI del autobús urbano de la especificación componente periférica, de la revisión 3,0 para la operación 3.3-V en 33 o 66 megaciclos para 32 - o interfaces 64-bit
●PCI Express con un TI externo PHY y una función de Altera PCI Express ×1 Megacore®
●compatibilidad de la especificación de 133-MHz PCI-X 1,0
●La ayuda externa de alta velocidad de la memoria, incluyendo RDA, DDR2, y SDR SDRAM, y QDRII SRAM apoyó por descenso en las funciones del IP MegaCore de Altera para la facilidad de empleo
●Tres registros dedicados por el elemento de la entrada-salida (IOE): un registro de la entrada, un registro de la salida, y uno salida-permiten el registro
●Característica programable del autobús-control
●Característica programable de la fuerza de la impulsión de la salida
●Retrasos programables del perno al arsenal de IOE o de lógica
●Banco de la entrada-salida que agrupa para ajustes del banco único de VCCIO y/o de VREF
●Ayuda estándar de la entrada-salida de MultiVolt™ para 1,5-, 1,8-, 2,5-, y 3,3 interfaces
●Ayuda caliente-socketing de la operación
●De triple estado con débil levante en los pernos de la entrada-salida antes y durante la configuración
●Salidas programables del abierto-dren
●Serie del en-microprocesador de la ayuda de la terminación
 

VCCA y tierra de EP2C50F484C7N

 
Utilice los aviones separados del poder de VCCA
■Utilice una isla dividida de VCCA dentro del avión de VCCINT
■Utilice los rastros gruesos de VCCA
 

Clasificaciones ambientales y de la exportación de EP2C50F484C7N

 

CUALIDAD DESCRIPCIÓN
Situación de RoHS RoHS obediente
Nivel de la sensibilidad de humedad (MSL) 3 (168 horas)
Situación del ALCANCE ALCANCE inafectado
ECCN 3A991D
HTSUS 8542.39.0001
 
Los fines generales de EP2C50F484C7N retransmiten la entrada-salida 484fbga del Ic Fpga 294 0

 

 

Quiere saber más detalles sobre este producto
No input file specified. Los fines generales de EP2C50F484C7N retransmiten la entrada-salida 484fbga del Ic Fpga 294 ¿podría enviarme más detalles como tipo, tamaño, cantidad, material, etc.?
¡Gracias!
Esperando su respuesta.