• Los fines generales de LCMXO2-1200HC-5TG100C retransmiten la entrada-salida 100tqfp del Ic Fpga 79
Los fines generales de LCMXO2-1200HC-5TG100C retransmiten la entrada-salida 100tqfp del Ic Fpga 79

Los fines generales de LCMXO2-1200HC-5TG100C retransmiten la entrada-salida 100tqfp del Ic Fpga 79

Datos del producto:

Lugar de origen: original
Nombre de la marca: original
Certificación: original
Número de modelo: LCMXO2-1200HC-5TG100C

Pago y Envío Términos:

Cantidad de orden mínima: 1
Precio: negotiation
Detalles de empaquetado: Caja del cartón
Tiempo de entrega: días 1-3working
Condiciones de pago: T/T, L/C
Capacidad de la fuente: 100.000
Mejor precio Contacto

Información detallada

Serie: MachXO2 paquete: Bandeja
Situación del producto: Activo Digi-Key programable: No verificado
Número de laboratorios/CLBs: 160 Número de elementos de lógica/de células: 1280
RAM Bits total: 65536 Número de entrada-salida: 79

Descripción de producto

Los fines generales de LCMXO2-1200HC-5TG100C retransmiten la entrada-salida 100tqfp del Ic Fpga 79
 

Arsenal de puerta programable del campo MachXO2 (FPGA) IC 79 65536 1280 100-LQFP

 

Especificaciones de LCMXO2-1200HC-5TG100C

 

TIPO DESCRIPCIÓN
Categoría Circuitos integrados (ICs)
Integrado
FPGAs (arsenal de puerta programable del campo)
Mfr Lattice Semiconductor Corporation
Serie MachXO2
Paquete Bandeja
Situación del producto Activo
Digi-Key programable No verificado
Número de laboratorios/CLBs 160
Número de elementos de lógica/de células 1280
RAM Bits total 65536
Número de entrada-salida 79
Voltaje - fuente 2.375V ~ 3.465V
Montaje del tipo Soporte superficial
Temperatura de funcionamiento 0°C ~ 85°C (TJ)
Paquete/caso 100-LQFP
Paquete del dispositivo del proveedor 100-TQFP (14x14)
Número bajo del producto LCMXO2-1200

 

Características de LCMXO2-1200HC-5TG100C

 

• Seis dispositivos con 256 a 6864 LUT4s y 18 a 334 I/Os

Dispositivos de poder ultrabajos

• Proceso avanzado de la energía baja de 65 nanómetro

• Tan bajo como poder espera de 22 µW

• Oscilación bajo programable I/Os diferenciado

• Modo en modo espera y otras opciones del ahorro de energía

Memoria integrada y distribuida

• Bloque integrado sysMEM™ RAM de hasta 240 kbits

• Hasta 54 kbits distribuyeron RAM

• Lógica de control dedicada del primero en entrar, primero en salir

Memoria Flash del usuario del En-microprocesador

• Hasta 256 kbits de memoria Flash del usuario

• 100.000 escriben ciclos

• Interfaces directos accesibles de WISHBONE, de SPI, de I2 C y de JTAG

• Puede ser utilizado como BAILE DE FIN DE CURSO suave del procesador o como memoria Flash

Entrada-salida síncrona Pre-dirigida de la fuente

• Registros de RDA en células de la entrada-salida

• Lógica de transmisión dedicada

• Engranaje del 7:1 para la exhibición I/Os

• RDA genérica, DDRX2, DDRX4

• Memoria dedicada de DDR/DDR2/LPDDR con la ayuda de DQS

Alto rendimiento, almacenador intermediario flexible de la entrada-salida

• El almacenador intermediario programable del sysIO™ apoya la amplia gama de interfaces:

– LVCMOS 3.3/2.5/1.8/1.5/1.2

– LVTTL

– PCI

– LVDS, autobús-LVDS, MLVDS, RSDS, LVPECL

– SSTL 25/18

– HSTL 18

– Entradas de disparador de Schmitt, hasta 0,5 histéresis de V

• El socketing caliente de la ayuda de I/Os

• terminación diferenciada del En-microprocesador

• Programable levante o modo del tirón-abajo

Sincronización flexible del En-microprocesador

• Ocho relojes primarios

• Hasta dos relojes del borde para los interfaces de alta velocidad de la entrada-salida (lados superiores e inferiores únicos)

• Hasta dos PLLs análogo por el dispositivo con síntesis fraccionaria-n de la frecuencia

– Gama de frecuencia ancha de la entrada (7 megaciclos a 400 megaciclos)

Permanente, infinitamente reconfigurable

• Inmediato-en – poderes para arriba en microsegundos

• Solución monopastilla, segura

• JTAG, SPI o I2 directo programable C

• ¿Programación del fondo de las ayudas de no--vola? memoria de la teja

• Arranque dual opcional con la memoria externa de SPI

Reconfiguración de TransFR™

• Actualización de la lógica del área de la pista de aterrizaje mientras que el sistema actúa

Ayuda a nivel sistema aumentada

• el En-microprocesador endureció funciones: SPI, I2 C, contador del contador de tiempo

• oscilador del En-microprocesador con la exactitud 5,5%

• TraceID único para el seguimiento de sistema

• Un modo programable del tiempo (OTP)

• Sola fuente de alimentación con el rango de operación extendido

• Exploración del límite del estándar 1149,1 de IEEE

• Programación obediente del en-sistema de IEEE 1532

Gama amplia de opciones del paquete

• TQFP, WLCSP, ucBGA, csBGA, caBGA, ftBGA, fpBGA, opciones del paquete de QFN

• Pequeñas opciones del paquete de la huella

– Tan pequeño como 2,5 milímetros x 2,5 milímetros

• La migración de la densidad apoyó

• Empaquetado halógeno-libre avanzado

 

Descripción de la arquitectura de LCMXO2-1200HC-5TG100C
 
La arquitectura de la familia MachXO2 contiene un arsenal de bloques de la lógica rodeados por la entrada-salida programable (PIO). Los dispositivos más grandes de la densidad de la lógica en esta familia tienen sysCLOCK™ PLLs y bloques de bloque integrado sysMEM RAM (EBRs). Cuadro 2-1 y cuadro demostración de 2-2 bloque diagrama de los diversos miembros de la familia.
 

Clasificaciones ambientales y de la exportación de LCMXO2-1200HC-5TG100C

 

CUALIDAD DESCRIPCIÓN
Situación de RoHS ROHS3 obediente
Nivel de la sensibilidad de humedad (MSL) 3 (168 horas)
Situación del ALCANCE ALCANCE inafectado
ECCN EAR99
HTSUS 8542.39.0001
 
Los fines generales de LCMXO2-1200HC-5TG100C retransmiten la entrada-salida 100tqfp del Ic Fpga 79 0

 

 

Quiere saber más detalles sobre este producto
No input file specified. Los fines generales de LCMXO2-1200HC-5TG100C retransmiten la entrada-salida 100tqfp del Ic Fpga 79 ¿podría enviarme más detalles como tipo, tamaño, cantidad, material, etc.?
¡Gracias!
Esperando su respuesta.